行业新闻
Group news
江苏宏丰木业有限公司    您的位置: 首页  >  行业新闻  >  正文

cd4013逻辑电路图与真值表_cd4013工作原理

2019年11月01日 文章来源:网络整理 热度:81℃ 作者:刘英

[导读] cd4013是一双D触发器,由两个相同的、相互独立的数据型触发器构成,每个触发器有独立的数据、置位(SD)、复位(CD)、时钟输入(CP)和Q及Q块输出,此器件可用作移位寄存器,且通过将Q输出连接到数据输入,可用作计算器和触发器。在时钟上升沿触发时,加在D输入端的逻辑电平传送到Q输出端。置位和复位与时钟无关,而分别由置位或复位线上的高电平完成。cd4013工作电压VDD推荐使用在3V到15V之间。输入端口必须接VDD或VSS或者其他输入脚。 cd4013逻辑

关键词:CD4013

  cd4013是一双D触发器,由两个相同的、相互独立的数据型触发器构成,每个触发器有独立的数据、置位(SD)、复位(CD)、时钟输入(CP)和Q及Q块输出,此器件可用作移位寄存器,且通过将Q输出连接到数据输入,可用作计算器和触发器。在时钟上升沿触发时,加在D输入端的逻辑电平传送到Q输出端。置位和复位与时钟无关,而分别由置位或复位线上的高电平完成。cd4013工作电压VDD推荐使用在3V到15V之间。输入端口必须接VDD或VSS或者其他输入脚。

  cd4013逻辑电路

cd4013逻辑电路图与真值表_cd4013工作原理

  cd4013真值表

cd4013逻辑电路图与真值表_cd4013工作原理

  cd4013有两个D触发器,一个D触发器有6个端子:2个输出,4个控制。4个控制分别是R、S、CP、D。

  1、R和S不能同时为高电平。

  2、当R为1、S为0时,输出Q一定为0,因此R可称为复位端。

  3、当S为1、R为0时,输出Q一定为1。

  4、当R、S均为0时,Q在CP端有脉冲上升沿到来时动作,具体是Q=D,即若D为1则Q也为1,若D为0则Q也为0。

  cd4013工作原理

cd4013逻辑电路图与真值表_cd4013工作原理

  设电路初始状态均在复位状态,Q1、Q2端均为低电平。当fi信号输入时,由于输入端异或门的作用(附表是异或门逻辑功能表),其输出还受到触发器IC2的Q2端的反馈控制(非门F2是增加的一级延迟门,A点波形与Q2相同)。

  在第1个fi时钟脉冲的上升沿作用下,触发器IC1、IC2均翻转。由于Q2端的反馈作用使得异或门输出一个很窄的正脉冲,宽度由两级D触发器和反相门的延时决定。

  当第1个fi脉冲下跳时,异或门输出又立即上跳,使IC1触发器再次翻转,而IC2触发器状态不变。这样在第1个输入时钟的半个周期内促使IC1触发器的时钟脉冲端CL1有一个完整周期的输入,但在以后的一个输入时钟的作用下,由于IC2触发器的Q2端为高电平,IC1触发器的时钟输入跟随fi信号(反相或同相)。

  本来IC1触发器输入两个完整的输入脉冲便可输出一个完整周期的脉冲,现在由于异或门及IC2触发器Q2端的反馈控制作用,在第1个fi脉冲的作用下得到一个周期的脉冲输出,所以实现了每输入一个半时钟脉冲,在IC1触发器的Q1端取得一个完整周期的输出。


cd4013逻辑电路图与真值表_cd4013工作原理

关注电子发烧友微信

有趣有料的资讯及技术干货

cd4013逻辑电路图与真值表_cd4013工作原理

下载发烧友APP

打造属于您的人脉电子圈

cd4013逻辑电路图与真值表_cd4013工作原理

关注发烧友课堂

锁定最新课程活动及技术直播

声明:电子发烧友网转载作品均尽可能注明出处,该作品所有人的一切权利均不因本站而转移。

上一篇:基于RISL架构的NVMe SSD数据存储系统设计


下一篇:ST288A和ST289AX2与ST289AX4方向判别专用集成电路资料概述

友情链接
Links
鸿运国际官网_鸿运国际备用网址